±â¾÷°ú ±Ù·ÎÀÚ ¸ðµÎ ÇູÇÑ ¾Æ¿ô¼Ò½Ì Àü¹®±â¾÷
¿¡½º±×·ì
. ä¿ëÁ¤º¸ . ä¿ëÁ¤º¸
Á¦¸ñ | [ÇìµåÇåÆÃ] [±¸¸Å] ±¸¸ÅÀÚÀç | |||||||||||||||||||||||||
¸ðÁý´ë»ó | °æ·Â | ¸ðÁý±â°£ | ~ 2016-07-31 | |||||||||||||||||||||||
|
´ÙÀ½±Û | »ý»êÁ÷ ¸ðÁý |
ÀÌÀü±Û | [½Ã½ºÅÛ Á¦¾î] ½Ã½ºÅÛ Á¦¾î, DSP, FPGA, CPLD |
ä¿ëÁ¤º¸ ÇöȲ ¹Ù·Î°¡±â ÀÔ»çÁö¿ø¼ µî·Ï ¹Ù·Î°¡±â |